Elettronica dei sistemi ( UniNettuno )

Elenco delle videolezioni:

1. Presentazione del corso: Elettronica analogica e digitale; Metodologia di progetto dei sistemi digitali; Argomenti del corso; Ausili didattici
2. Porte logiche elementari: Livelli logici; Margini di rumore; Tempi di propagazione; Porte logiche NAND e NOR
3. Tecnologie microelettroniche: Processo fotolitografico; Processi tecnologici per circuiti integrati; Esempio di una struttura MOS; Regole di progetto
4. Porte logiche NMOS (I Parte): Invertitore NMOS con carico resistivo; Invertitori NMOS con carichi attivi; Analisi statica
5. Porte logiche NMOS (II Parte): Analisi dinamica; Tracciato dell'invertitore; Progetto ad area minima
6. Porte logiche NMOS (III Parte): Tempi di propagazione; Potenza dissipata; Porte logiche NOR e NAND in tecnologia NMOS
7. Porte logiche CMOS (I Parte): Tecnologia CMOS; Invertitori CMOS; Caratteristica di trasferimento e margini di rumore; Tracciato di invertitore CMOS; Analisi del comportamento dinamico
8. Porte logiche CMOS (II Parte): Tempo di propagazione; Potenza dissipata dinamica; Porte NOR e NAND
9. Esercitazioni su porte NMOS: Analisi statica di invertitori NMOS; Analisi dinamica di invertitori NMOS 10. Esercitazioni su porte NMOS e CMOS: Effetto della capacità di carico su porta NMOS; Analisi statica di invertitore CMOS; Analisi dinamica di invertitori CMOS
11. Porte logiche bipolari (I Parte): Esercitazione SPICE su invertitori CMOS in cascata; Richiami sul transistore bipolare; Caratteristica I - V del transistore bipolare; Invertitore elementare RTL
12. Porte logiche bipolari (II Parte): Analisi statica dell?invertitore RTL; Tempo di accumulo del transistore bipolare; Dinamica dell?invertitore RTL
13. Porte logiche TTL (I Parte): Schema elementare di invertitore TTL; Analisi della commutazione basso - alto in uscita; Caratteristica di trasferimento dell?invertitore
14. Porte logiche TTL (II Parte): Caratteristiche di ingresso e di uscita; FAN OUT della porta; Potenza dissipata statica; Dinamica dell?invertitore; Porte NAND TTL con transistore a multiemettitore
15. Porte Logiche TTL (III Parte): Reti di PULL-UP e PULL-DOWN; Porte logiche TTL Schottky; Porte TTL-S ad alta velocità o a basso consumo
16. Esercitazione SPICE su porte TTL: Caratteristica di trasferimento di invertitori TTL; Analisi dinamica di porte TTL; Effetto delle capacità di carico sul tempo di propagazione
17. Porte logiche ECL (I Parte): Invertitore elementare in logica non saturata; Schema elettrico dell'invertitore ECL; Analisi dei livelli logici
18. Porte logiche ECL (II Parte): Margini di rumore dell'invertitore ECL; Effetti termici sui livelli logici e sui margini di rumore; Potenza dissipata
19. Porte logiche ECL (III Parte) e circuiti combinatori con porte standard: Porte ECL 10k e 100k; Confronto tra le famiglie logiche CMOS, TTL ed ECL; Porte A-O-I; Porte in logica cablata P
20. Connessione ed interfacciamento tra porte logiche: Logica cablata "wired and" e "wired or"; Porte "tri-state"; Interfacciamento tra famiglie logiche differenti
21. I circuiti CMOS complessi (I parte)
22. I circuiti CMOS complessi (II parte)
23. I circuiti CMOS dinamici (I parte)
24. I circuiti CMOS dinamici (II parte)
25. I circuiti CMOS dinamici (III parte)
26. I circuiti rigenerativi (I parte)
27. I circuiti rigenerativi (II parte)
28. I circuiti rigenerativi (III parte)
29. I circuiti rigenerativi (IV parte)
30. I circuiti rigenerativi (V parte)
31. Circuiti buffer (I parte)
32. Circuiti buffer (II parte)
33. Buffer CMOS
34. Buffer BiCMOS
35. Circuiti BiCMOS - Memorie: introduzione
36. RAM statiche Guido Masetti
37. RAM statiche "avanzate" - RAM dinamiche (I parte)
38. RAM dinamiche (II parte)
39. Memorie non volatili (I parte)
40. Memorie non volatili (II parte) - Considerazioni finali


Nessun commento:

Posta un commento